Formal Verification throughout the Development of Robust Systems
Datei | Beschreibung | Größe | Format | |
---|---|---|---|---|
00105686-1.pdf | 1.85 MB | Adobe PDF | Anzeigen |
Sonstige Titel: | Formale Verifikation während der Entwicklung von robusten Systemen | Autor/Autorin: | Thole, Niels | BetreuerIn: | Fey, Görschwin | 1. GutachterIn: | Fey, Görschwin | Weitere Gutachter:innen: | Garcia-Ortiz, Alberto | Zusammenfassung: | As transistors are becomming smaller and smaller, they become more susceptible to transient faults due to radiation. A system can be modified to handle these faults and prevent errors that are visible from outside. We present a formal method for equivalence checking to verify that this modification does not change the nominal behavior of the system. On the other hand, we contribute an algorithm to formally verify that a circuit is robust against transient faults under all possible input assignments and variability. If equivalence or robustness cannot be shown, a counterexample is generated. |
Schlagwort: | formal verification; equivalence checking; robustness checking; SAT; simulation; circuit; variability; ESL; PDR | Veröffentlichungsdatum: | 21-Dez-2016 | Dokumenttyp: | Dissertation | Zweitveröffentlichung: | no | URN: | urn:nbn:de:gbv:46-00105686-17 | Institution: | Universität Bremen | Fachbereich: | Fachbereich 03: Mathematik/Informatik (FB 03) |
Enthalten in den Sammlungen: | Dissertationen |
Seitenansichten
362
checked on 03.04.2025
Download(s)
71
checked on 03.04.2025
Google ScholarTM
Prüfe
Alle Ressourcen in diesem Repository sind urheberrechtlich geschützt.